Corsi di Laurea Corsi di Laurea Magistrale Corsi di Laurea Magistrale
a Ciclo Unico
Scuola di Ingegneria
INGEGNERIA ELETTRONICA
Insegnamento
ELETTRONICA DEI SISTEMI DIGITALI
INL1001826, A.A. 2017/18

Informazioni valide per gli studenti immatricolati nell'A.A. 2016/17

Principali informazioni sull'insegnamento
Corso di studio Corso di laurea in
INGEGNERIA ELETTRONICA
IN0507, ordinamento 2011/12, A.A. 2017/18
N0
porta questa
pagina con te
Crediti formativi 9.0
Tipo di valutazione Voto
Denominazione inglese DIGITAL ELECTRONICS SYSTEMS
Dipartimento di riferimento Dipartimento di Ingegneria dell'Informazione (DEI)
Sito E-Learning https://elearning.dei.unipd.it/course/view.php?idnumber=2017-IN0507-000ZZ-2016-INL1001826-N0
Obbligo di frequenza No
Lingua di erogazione ITALIANO
Sede PADOVA
Corso singolo È possibile iscriversi all'insegnamento come corso singolo
Corso a libera scelta È possibile utilizzare l'insegnamento come corso a libera scelta

Docenti
Responsabile SIMONE GERARDIN ING-INF/01
Altri docenti DANIELE VOGRIG ING-INF/01

Dettaglio crediti formativi
Tipologia Ambito Disciplinare Settore Scientifico-Disciplinare Crediti
CARATTERIZZANTE Ingegneria elettronica ING-INF/01 9.0

Organizzazione dell'insegnamento
Periodo di erogazione Secondo semestre
Anno di corso II Anno
Modalità di erogazione frontale

Tipo ore Crediti Ore di
didattica
assistita
Ore Studio
Individuale
LEZIONE 9.0 72 153.0

Calendario
Inizio attività didattiche 26/02/2018
Fine attività didattiche 01/06/2018
Visualizza il calendario delle lezioni Lezioni 2019/20 Ord.2011

Commissioni d'esame
Commissione Dal Al Membri
13 A.A. 2019/2020 01/10/2019 15/03/2021 GERARDIN SIMONE (Presidente)
VOGRIG DANIELE (Membro Effettivo)
BEVILACQUA ANDREA (Supplente)
CESTER ANDREA (Supplente)
GEROSA ANDREA (Supplente)
NEVIANI ANDREA (Supplente)
11 A.A. 2018/2019 01/10/2018 15/03/2020 GERARDIN SIMONE (Presidente)
VOGRIG DANIELE (Membro Effettivo)
BEVILACQUA ANDREA (Supplente)
CESTER ANDREA (Supplente)
GEROSA ANDREA (Supplente)
NEVIANI ANDREA (Supplente)
10 A.A. 2017/2018 01/10/2017 15/03/2019 GERARDIN SIMONE (Presidente)
VOGRIG DANIELE (Membro Effettivo)
CESTER ANDREA (Supplente)
GEROSA ANDREA (Supplente)
NEVIANI ANDREA (Supplente)
PACCAGNELLA ALESSANDRO (Supplente)
9 A.A. 2016/2017 01/10/2016 15/03/2018 VOGRIG DANIELE (Presidente)
GEROSA ANDREA (Membro Effettivo)
BEVILACQUA ANDREA (Supplente)
CESTER ANDREA (Supplente)
GERARDIN SIMONE (Supplente)
MENEGHINI MATTEO (Supplente)
NEVIANI ANDREA (Supplente)
ZANONI ENRICO (Supplente)

Syllabus
Prerequisiti:
Conoscenze e abilita' da acquisire: Lo scopo del corso è di far conoscere i sistemi fondamentali di elaborazione dei segnali binari e le tecniche di analisi e sintesi di tali sistemi.
Al termine del corso lo studente sarà in grado di sviluppare un sistema digitale completo partendo dalle sue specifiche e arrivando fino alla sua implementazione con l'utilizzo di logiche programmabili. Sarà in grado anche di analizzare un circuito realizzato da altri per comprenderne il funzionamento logico.
Modalita' di esame: Esame scritto con domante teoriche e esercizi analoghi a quelli svolti a lezione.
Criteri di valutazione: La valutazione della preparazione dello studente si baserà sulla comprensione degli argomenti svolti, sull'acquisizione dei concetti e delle metodologie proposte e sulla capacità di applicarli in modo autonomo e consapevole
Contenuti: Richiami sull'algebra dei numeri in base binaria: metodi di conversione, operazioni elementari, codici fondamentali (Gray, BCD, ASCII). Algebra booleana, teoremi del consenso e di De Morgan. Tabelle di verità e funzioni logiche fondamentali (AND, NAND, OR, NOR, XOR). Sintesi di funzioni logiche combinatorie con Mappe di Karnaugh e metodi di minimizzazione. Introduzione alle realizzazioni circuitali delle funzioni logiche. Circuiti CMOS: margini di rumore e comportamento dinamico. Famiglie TTL: definizione e livelli di tensione. Blocchi logici fondamentali: coder, encoder, multiplexer, demultiplexer, generatori di parità, comparatori, ecc. Tipi fondamentali di memorie (ROM, EPROM, EEPROM, RAM, ecc.). Logiche programmabili (PLA, PLD, CPLD e FPGA). Addizionatori e moltiplicatori. Sintesi di sistemi logici sequenziali sincroni e asincroni.
Attivita' di apprendimento previste e metodologie di insegnamento:
Eventuali indicazioni sui materiali di studio:
Testi di riferimento: